서브메뉴
검색
컴퓨터그래픽스 & CAD : Clock-gating 방법을 사용한 저전력 시스톨릭 어레이 비터비 복호기 구현
컴퓨터그래픽스 & CAD : Clock-gating 방법을 사용한 저전력 시스톨릭 어레이 비터비 복호기 구현
상세정보
- 자료유형
- 기사
- ISSN
- 15982831
- 서명/저자
- 컴퓨터그래픽스 & CAD : Clock-gating 방법을 사용한 저전력 시스톨릭 어레이 비터비 복호기 구현 / 류제혁 ( Je Hyuk Ryu ) , 조준동 ( Jun Dong Cho ) 공저
- 발행사항
- 서울 : 한국정보처리학회, 2005.
- 형태사항
- pp. 1-6
- 주기사항
- 참고문헌수록
- 기타저자
- 조준동 ( Jun Dong Cho )
- 원문정보
- url
- 모체레코드
- 모체정보확인
- Control Number
- kjul:60262166
MARC
008201012s2005 ulk aa kor■022 ▼a15982831
■1001 ▼a류제혁 ( Je Hyuk Ryu )
■24510▼a컴퓨터그래픽스 & CAD : Clock-gating 방법을 사용한 저전력 시스톨릭 어레이 비터비 복호기 구현▼d류제혁 ( Je Hyuk Ryu )▼e조준동 ( Jun Dong Cho ) 공저
■260 ▼a서울▼b한국정보처리학회▼c2005.
■300 ▼app. 1-6
■500 ▼a참고문헌수록
■7001 ▼a조준동 ( Jun Dong Cho )
■773 ▼t정보처리학회논문지 A=The KIPS Transations : Part A▼g제12-A권 제1호 (통권 제91호)(2005년 2월)▼d2005, 02
■856 ▼uhttp://www.kips.or.kr/
■SIS ▼aS015994▼b60058741▼h8▼s1▼fP


