본문

서브메뉴

Design and Implementation of an Embedded 512-KB Level-2 Cache Subsystem
Design and Implementation of an Embedded 512-KB Level-2 Cache Subsystem / Shin, J. L , 공...
Design and Implementation of an Embedded 512-KB Level-2 Cache Subsystem

상세정보

자료유형  
 기사
ISSN  
00189200
저자명  
Shin, J. L
서명/저자  
Design and Implementation of an Embedded 512-KB Level-2 Cache Subsystem / Shin, J. L , 공저 Petrick, B. , Singh, M. , Leon, A. S.
발행사항  
New York : Institute of Electrical and Electronics Engineers, 2005.
형태사항  
pp. 1815-1820
주기사항  
참고문헌 수록
기타저자  
Petrick, B.
기타저자  
Singh, M.
기타저자  
Leon, A. S.
기본자료저록  
IEEE journal of solid-state circuits : Vol.40 No.9 (SEPTEMBER) 2005, 09
원문정보  
 url
모체레코드  
모체정보확인
Control Number  
kjul:60234033

MARC

 008191007s2005        us                            aa    eng
■022    ▼a00189200
■1001  ▼aShin,  J.  L
■24510▼aDesign  and  Implementation  of  an  Embedded  512-KB  Level-2  Cache  Subsystem▼dShin,  J.  L▼e공저  Petrick,  B.▼eSingh,  M.▼eLeon,  A.  S.
■260    ▼aNew  York▼bInstitute  of  Electrical  and  Electronics  Engineers▼c2005.
■300    ▼app.  1815-1820
■500    ▼a참고문헌  수록
■7001  ▼aPetrick,  B.
■7001  ▼aSingh,  M.
■7001  ▼aLeon,  A.  S.
■773    ▼tIEEE  journal  of  solid-state  circuits▼gVol.40  No.9  (SEPTEMBER)▼d2005,  09
■856    ▼uhttp://sscs.ieee.org/
■SIS    ▼aS074570▼b60229100▼h8▼s2▼fP

미리보기

내보내기

chatGPT토론

Ai 추천 관련 도서


    신착도서 더보기
    관련도서 더보기
    최근 3년간 통계입니다.
    추천하기

    소장정보

    • 예약
    • 서가에 없는 책 신고
    • 나의폴더
    • 논문작성 참고자료
    • 연구윤리 참고자료
    • 취업관련도서
    소장자료
    등록번호 청구기호 소장처 대출가능여부 대출정보
    AR118055 P   참고자료실(관광학관2층) 대출불가 대출불가
    마이폴더 부재도서신고

    * 대출중인 자료에 한하여 예약이 가능합니다. 예약을 원하시면 예약버튼을 클릭하십시오.

    해당 도서를 다른 이용자가 함께 대출한 도서

    관련도서

    관련 인기도서

    도서위치