본문

서브메뉴

저 전력 Folding- Interpolation 기법을 적용한 1.8V 6-bit 100MS/s 5mW CMOS A/D 변화기의 설계
저 전력 Folding- Interpolation 기법을 적용한 1.8V 6-bit 100MS/s 5mW CMOS A/D 변화기의 설계...
저 전력 Folding- Interpolation 기법을 적용한 1.8V 6-bit 100MS/s 5mW CMOS A/D 변화기의 설계

상세정보

자료유형  
 기사
ISSN  
12296368
저자명  
문준호
서명/저자  
저 전력 Folding- Interpolation 기법을 적용한 1.8V 6-bit 100MS/s 5mW CMOS A/D 변화기의 설계 / 문준호 저 , 황상훈 , 송민규 공저
발행사항  
서울 : 대한전자공학회, 2006.
형태사항  
pp. 19-26
키워드  
전력 FOLDING INTERPOLATION 기법 적용 1.8V 6BIT 100MSS 5MW CMOS 변화 설계
기타저자  
황상훈
기타저자  
송민규
기본자료저록  
전자공학회논문지SD(Semiconductor and Devices) : 반도체 : 제43권 제8호 (2006 8) 2006, 08
URL  
http://www.ieek.or.kr
모체레코드  
모체정보확인
Control Number  
kjul:60086195

MARC

 008061218s2006        ULKa    a                          KOR
■022    ▼a12296368
■1001  ▼a문준호
■245    ▼a저  전력  Folding-  Interpolation  기법을  적용한  1.8V  6-bit  100MS/s  5mW  CMOS  A/D  변화기의  설계▼d문준호  저▼e황상훈▼e송민규  공저
■260    ▼a서울▼b대한전자공학회▼c2006.
■300    ▼app.  19-26
■653    ▼a전력▼aFOLDING▼aINTERPOLATION▼a기법▼a적용▼a1.8V▼a6BIT▼a100MSS▼a5MW▼aCMOS▼a변화▼a설계
■7001  ▼a황상훈
■7001  ▼a송민규
■773    ▼t전자공학회논문지SD(Semiconductor  and  Devices)  :  반도체▼g제43권  제8호  (2006  8)▼d2006,  08
■URL    ▼ahttp://www.ieek.or.kr
■SIS    ▼aS032084▼b60014354▼h8▼s2

미리보기

내보내기

chatGPT토론

Ai 추천 관련 도서


    신착도서 더보기
    관련도서 더보기
    최근 3년간 통계입니다.
    추천하기

    소장정보

    • 예약
    • 서가에 없는 책 신고
    • 나의폴더
    • 논문작성 참고자료
    • 연구윤리 참고자료
    • 취업관련도서
    소장자료
    등록번호 청구기호 소장처 대출가능여부 대출정보
    AR42414 P   참고자료실(관광학관2층) 대출불가 대출불가
    마이폴더 부재도서신고

    * 대출중인 자료에 한하여 예약이 가능합니다. 예약을 원하시면 예약버튼을 클릭하십시오.

    해당 도서를 다른 이용자가 함께 대출한 도서

    관련도서

    관련 인기도서

    도서위치