본문

서브메뉴

저전력 고속 VLSI를 위한 Fast-Relocking 과 Duty-Cycle Correction 구조를 가지는 DLL기반의 다중 클락 발생기
저전력 고속 VLSI를 위한 Fast-Relocking 과 Duty-Cycle Correction 구조를 가지는 DLL기반의 다...
저전력 고속 VLSI를 위한 Fast-Relocking 과 Duty-Cycle Correction 구조를 가지는 DLL기반의 다중 클락 발생기

상세정보

자료유형  
 기사
ISSN  
12296368
서명/저자  
저전력 고속 VLSI를 위한 Fast-Relocking 과 Duty-Cycle Correction 구조를 가지는 DLL기반의 다중 클락 발생기 / 황태진, 연규성, 전치훈, 위재경 공저
발행사항  
서울 : 대한전자공학회, 2005.
형태사항  
pp. 23
키워드  
저전 고속 VLSI를 위한 FASTRELOCKING DUTYCYCLE CORRECTION 구조 가지 DLL기반의 다중 발생
기타저자  
황태진, 연규성, 전치훈, 위재경
기본자료저록  
전자공학회논문지SD(Semiconductor and Devices) : 반도체 : 제42권 제2호 (2005 2) 2005, 02
모체레코드  
모체정보확인
Control Number  
kjul:60047343

MARC

 008050802s2005        ULKa    a                          KOR
■022    ▼a12296368
■245    ▼a저전력  고속  VLSI를  위한  Fast-Relocking  과  Duty-Cycle  Correction  구조를  가지는  DLL기반의  다중  클락  발생기▼d황태진,  연규성,  전치훈,  위재경  공저
■260    ▼a서울▼b대한전자공학회▼c2005.
■300    ▼app.  23
■653    ▼a저전▼a고속▼aVLSI를▼a위한▼aFASTRELOCKING▼aDUTYCYCLE▼aCORRECTION▼a구조▼a가지▼aDLL기반의▼a다중▼a발생
■700    ▼a황태진,  연규성,  전치훈,  위재경
■773    ▼t전자공학회논문지SD(Semiconductor  and  Devices)  :  반도체▼g제42권  제2호  (2005  2)▼d2005,  02
■SIS    ▼aS010985▼b60014354▼h8▼s2

미리보기

내보내기

chatGPT토론

Ai 추천 관련 도서


    신착도서 더보기
    관련도서 더보기
    최근 3년간 통계입니다.
    추천하기

    소장정보

    • 예약
    • 서가에 없는 책 신고
    • 나의폴더
    • 논문작성 참고자료
    • 연구윤리 참고자료
    • 취업관련도서
    소장자료
    등록번호 청구기호 소장처 대출가능여부 대출정보
    AR16825 P   참고자료실(관광학관2층) 대출불가 대출불가
    마이폴더 부재도서신고

    * 대출중인 자료에 한하여 예약이 가능합니다. 예약을 원하시면 예약버튼을 클릭하십시오.

    해당 도서를 다른 이용자가 함께 대출한 도서

    관련도서

    관련 인기도서

    도서위치