서브메뉴
검색
시간제약 조건하에서 순차 회로를 위한 수행시간을 개선한 CPLD 기술 매핑 알고리즘 개발
시간제약 조건하에서 순차 회로를 위한 수행시간을 개선한 CPLD 기술 매핑 알고리즘 개발
상세정보
MARC
008050713s2000 ULKa a KOR■022 ▼a12296368
■245 ▼a시간제약 조건하에서 순차 회로를 위한 수행시간을 개선한 CPLD 기술 매핑 알고리즘 개발▼d윤충모, 김희석 공저
■260 ▼a서울▼b대한전자공학회▼c2000.
■300 ▼app. 79-89
■653 ▼a시간제▼a조건▼a순차▼a회로▼a위한▼a수행▼a개선▼aCPLD▼a기술▼a매핑▼a알고리즘▼a개발
■700 ▼a윤충모, 김희석
■773 ▼t전자공학회논문지SD(Semiconductor and Devices) : 반도체▼g제37권 제4호 (2000 4)▼d2000, 04
■SIS ▼aS009615▼b60014354▼h8▼s2


