서브메뉴
검색
승/감산 연산방법의 개선 및 PTL 회로설계 기법을 이용한 저전력 MAC의 구현
승/감산 연산방법의 개선 및 PTL 회로설계 기법을 이용한 저전력 MAC의 구현
상세정보
- 자료유형
- 기사
- ISSN
- 12296368
- 서명/저자
- 승/감산 연산방법의 개선 및 PTL 회로설계 기법을 이용한 저전력 MAC의 구현 / 심기학, 오익균, 홍상민 공저
- 발행사항
- 서울 : 대한전자공학회, 2000.
- 형태사항
- pp. 60-70
- 기타저자
- 심기학, 오익균, 홍상민
- 모체레코드
- 모체정보확인
- Control Number
- kjul:60043839
MARC
008050713s2000 ULKa a KOR■022 ▼a12296368
■245 ▼a승/감산 연산방법의 개선 및 PTL 회로설계 기법을 이용한 저전력 MAC의 구현▼d심기학, 오익균, 홍상민 공저
■260 ▼a서울▼b대한전자공학회▼c2000.
■300 ▼app. 60-70
■653 ▼a연산▼aPTL▼a회로▼a설계▼a기법▼a이용▼a저전▼aMAC의
■700 ▼a심기학, 오익균, 홍상민
■773 ▼t전자공학회논문지SD(Semiconductor and Devices) : 반도체▼g제37권 제4호 (2000 4)▼d2000, 04
■SIS ▼aS009615▼b60014354▼h8▼s2


