서브메뉴
검색
저전력 고속 VLSI를 위한 Fast-Relocking 과 Duty-Cycle Correction 구조를 가지는 DLL기반의 다중 클락 발생기
저전력 고속 VLSI를 위한 Fast-Relocking 과 Duty-Cycle Correction 구조를 가지는 DLL기반의 다중 클락 발생기
Detailed Information
- 자료유형
- 기사
- ISSN
- 12296368
- 서명/저자
- 저전력 고속 VLSI를 위한 Fast-Relocking 과 Duty-Cycle Correction 구조를 가지는 DLL기반의 다중 클락 발생기 / 황태진, 연규성, 전치훈, 위재경 공저
- 발행사항
- 서울 : 대한전자공학회, 2005.
- 형태사항
- pp. 23
- 기타저자
- 황태진, 연규성, 전치훈, 위재경
- 모체레코드
- 모체정보확인
- Control Number
- kjul:60047343
MARC
008050802s2005 ULKa a KOR■022 ▼a12296368
■245 ▼a저전력 고속 VLSI를 위한 Fast-Relocking 과 Duty-Cycle Correction 구조를 가지는 DLL기반의 다중 클락 발생기▼d황태진, 연규성, 전치훈, 위재경 공저
■260 ▼a서울▼b대한전자공학회▼c2005.
■300 ▼app. 23
■653 ▼a저전▼a고속▼aVLSI를▼a위한▼aFASTRELOCKING▼aDUTYCYCLE▼aCORRECTION▼a구조▼a가지▼aDLL기반의▼a다중▼a발생
■700 ▼a황태진, 연규성, 전치훈, 위재경
■773 ▼t전자공학회논문지SD(Semiconductor and Devices) : 반도체▼g제42권 제2호 (2005 2)▼d2005, 02
■SIS ▼aS010985▼b60014354▼h8▼s2
Preview
Export
ChatGPT Discussion
AI Recommended Related Books
Buch Status
- Reservierung
- frei buchen
- Meine Mappe
- Reference Materials for Thesis Writing
- Reference Materials for Research Ethics
- Job-Related Books


